Вопросы к экзамену по курсу «Схемотехника эвм» (до 2003г.)

Вид материалаВопросы к экзамену
Подобный материал:
Вопросы к экзамену по курсу «Схемотехника ЭВМ» (ДО 2003г.)
  1. Основные параметры логических элементов.
  2. Логические элементы ТТЛ типа с простым и сложным выходным каскадом.
  3. Логические ТТЛ элементы с тремя состояниями и открытым выходом.
  4. Логические элементы ЭСЛ типа.
  5. КМОП логические элементы. Принцип действия. Особенности.
  6. Двунаправленный ключ на КМОП структуре.
  7. Способы согласования логических элементов разных типов.
  8. Причины возникновения помех на шинах питания и методы борьбы с ними.
  9. Искажения сигналов в электрически коротких линиях передачи данных.

10.Понятие критической длины линии, особенности процессов в электрически

длинных линиях. 11 .Аналитические методы описания процессов в электрически длинных линиях

передачи информации. 12.Метод Бержерона.

13.Способы согласования линии передачи с нагрузкой. 14.Дешифраторы. Методы синтеза. Принципы наращивания разрядности.

Пирамидальные и матричные схемы дешифраторов. 15.Шифратор приоритетов. Алгоритм функционирования. Синтез вариантов

принципиальных схем.

16.Мультиплексоры. Методы синтеза. Способы наращивания разрядности. 17.Схемы контроля четности и сравнения кодов. 18.Одноразрядный двоичный сумматор. Способы наращивания разрядности

сумматоров, их быстродействие при различных вариантах организации

переносов. 19.Устройства для вычитания двоичных кодов, сумматоры двоично-десятичных

чисел.

20.Последовательный одноразрядный сумматор. 21.Синтез асинхронного R-S триггера. Понятие функции возбуждения. 22. Разновидности асинхронных триггеров, синхронные триггера, их

особенности, внутренняя структура.

23.Классификация и принципы функционирования регистров. 24.Структура регистров параллельного и последовательного типов. 25.Принципы организации реверсивных регистров сдвига. 26.Накапливающий сумматор. 27.Распределитель импульсов на регистре сдвига обратной связью. Методы

устранения сбоев.

28.Счетчик Джонсона. Способы самовосстановления. 29.Синтез суммирующих и вычитающих счетчиков. 30.Реверсивный счетчик с двоичным модулем счета.

31.Методы повышения быстродействия многоразрядных двоичных счетчиков,

построенных на основе асинхронных триггеров. 32.Способы наращивания разрядности счетчиков на основе четырехразрядных

модулей.

33.Методы синтеза счетчиков с произвольным модулем счета. 34.Синтез синхронного двоично-десятичного счетчика, анализ процесса выхода

его из сбоя.

35.Формирователь импульсов заданной длительности на основе счетчика. 36.Измерители частоты следования и периода импульсных последовательностей. 37.Классификация и основные параметры запоминающих устройств. 38.Структурная организация запоминающих устройств. 39.Способы наращивания емкости запоминающих устройств. 40.Принцип работы ячейки накопителя для памяти со структурой типа 2D и 3D

на биполярных транзисторах.

41 .Запоминающая ячейка статического типа на полевых транзисторах. 42.Принцип и режимы работы динамической запоминающей ячейки. 43. Разновидности динамической памяти и методы повышения ее

быстродействия. 44.Принцип работы и организация ПЗУ и однократно программируемых ЗУ

45. Физические принципы работы перепрограммируемых запоминающих

устройств.

46. Способы реализации логических функций. Принцип работы

программируемой логической матрицы и систем программируемой

матричной логики.

47.ПЛИС, их разновидности, основные параметры и возможности. 48.Запоминающие устройства на приборах с зарядовой связью. 49.Основные характеристики и параметры ЦАП, погрешности преобразования. 50.ЦАП со взвешенными резисторами и с цепочками R-2R, принцип работы,

особенности.

51 .Принцип работы ЦАП с промежуточным преобразованием. 52.Основные характеристики и параметры АЦП, погрешности преобразования. 53.Принцип работы АЦП параллельного типа.

54.Принцип работы АЦП со ступенчатым пилообразным напряжением. 55.Принцип работы следящего АЦП.